1_Power.SchDoc 三种电源3.3V 2.5V 1.2V COU1 U1 1117-3.3 5V 3.3V 3 PIU103Vin 2 VoutPIU102 GND PIC101 PIC201 PIC301 PIC401 电源及指示灯 COC1 C1 + COC2 C2 COC3 C3 COC4 + C4 PIC104 102 PIC302 PIU10 1 104 10uF/16V 10uF/16V 外部+5V电源 5V PIC202 PIC402 COPOWER COK K POWER 1 4 PIPOWER01 PIK04 4 3 PIPOWER03 6 6PIK06 2 PIPOWER02 5 PIK05 5 PIR102 COR1 1 PIK01 1 3 R1 COU3 U3 1117-2.5 3PIK03 2K 2 5V 2.5V GND PIK02 2 SW-DPDT 3 2 PIU303 Vin VoutPIU302 GND PIR10 PIC501 PIC601 COC5 C5 COC6 + C6 PIC502 PID10 PIU301 1 COUSB USB 104 10uF/16V 1 1 PIUSB01 COD1 D1 PIC602 1 2 PIUSB02 3 PIUSB03 LED 4 2 PIUSB04 GND PID102 2 5 6 PIUSB05 PIUSB06 COU2 U2 1117-1.2 3.3V 1.2V 3 PIU203 2 Vin VoutPIU202 GND PIC701 PIC801 COC7 C7 COC8 + C8 PIC702 1 PIU201 104 PIC802 10uF/16V 原理图注释: 1.开发板供电有2种方式,一是外部接5V电源适配器,二是US B供电,只接一个即可,自锁开关K可控制2种供电切换 2.板载三种电源IC,分别为AMS1117-3.3V,AMS1117-2.5 V,AMS1117-1.2V 3.3V为IO电压,2.5V为PLL电压,1.2V为内核电压。 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 Power 图纸描述 开发板电源及3种供电 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 2_FPGA_BANK.SchDoc COU5C U5C COU5A U5A COU5B U5B 38 38 1 1 IO, DIFFIO_B1pPIU5038 BANK 3 IOPIU501 28 28 39 39 BANK 1 2 2 IO, DIFFIO_L6nPIU5028 IO, DIFFIO_B1nPIU5039 BANK 2 IOPIU502 30 30 42 42 3 3 IO, DIFFIO_L8p, (DQS1L/CQ1L#,DPCLK1) PIU5030 IO, (DQS1B/CQ1B#,DPCLK2) PIU5042 IOPIU503 31 31 43 43 SD CLK 6 6 ASDO IO, VREFB2N0PIU5031 IO, PLL1_CLKOUTpPIU5043 IO, DIFFIO_L1n, (DATA1,ASDO)PIU506 32 32 44 44 7 7 IO, RUP1PIU5032 IO, PLL1_CLKOUTnPIU5044 IO, VREFB1N0PIU507 33 33 46 46 8 8 nCSO IO, RDN1PIU5033 IO, VREFB3N0PIU5046 IO, DIFFIO_L2p, (FLASH_nCE,nCSO)PIU508 34 34 49 49 10 10 IOPIU5034 IO, DIFFIO_B9p, (DQ1B)PIU5049 IO, DIFFIO_L4p, (DQS0L/CQ1L,DPCLK0) PIU5010 50 50 11 11 IO, DIFFIO_B9n, (DQ1B)PIU5050 IO, DIFFIO_L4nPIU5011 EP4CE6E22C8 51 51 13 13 DATA IO, DIFFIO_B10p, (DQ1B)PIU5051 IO, (DATA0)PIU5013 52 52 IO, DIFFIO_B11pPIU5052 53 53 EP4CE6E22C8 IO, DIFFIO_B11nPIU5053 EP4CE6E22C8 COU5D U5D 54 54 IO, DIFFIO_B12pPIU5054 BANK 4 55 55 COU5E U5E IO, DIFFIO_B12nPIU5055 58 58 73 73 IO, DIFFIO_B15p, (DQ1B)PIU5058 IOPIU5073 BANK 5 59 59 74 74 COU5F IO, DIFFIO_B16p, (DQ1B)PIU5059 IOPIU5074 U5F 60 60 75 75 IO, DIFFIO_B16n, (DQ1B)PIU5060 IOPIU5075 98 98 64 64 76 76 IO, DIFFIO_R4n, (INIT_DONE)PIU5098 BANK 6 IOPIU5064 IO, RUP3PIU5076 99 99 65 65 77 77 IO, DIFFIO_R4p, (CRC_ERROR)PIU5099 IO, VREFB4N0PIU5065 IO, RDN3PIU5077 100 100 66 66 80 80 IOPIU50100 IO, RUP2, (DQ1B)PIU5066 IO, VREFB5N0PIU5080 101 101 67 67 83 83 IO, DIFFIO_R3n, (nCEO)PIU50101 IO, RDN2, (DQ1B)PIU5067 IOPIU5083 103 103 68 68 84 84 IO, DIFFIO_R3p, (CLKUSR)PIU50103 IO, DIFFIO_B20n, (DQS0B/CQ1B,DPCLK3) PIU5068 IO, DIFFIO_R8nPIU5084 104 104 69 69 85 85 IO, (DQS0R/CQ1R,DPCLK5) PIU50104 IOPIU5069 IO, DIFFIO_R8p, (DQS1R/CQ1R#,DPCLK4) PIU5085 105 105 70 70 86 86 IO, VREFB6N0PIU50105 IO, DIFFIO_B21pPIU5070 IO, DIFFIO_R7n, (DEV_OE)PIU5086 106 106 71 71 87 87 IO, DIFFIO_R1nPIU50106 IO, DIFFIO_B21nPIU5071 IO, DIFFIO_R7p, (DEV_CLRn) PIU5087 72 72 IO, DIFFIO_B22pPIU5072 EP4CE6E22C8 EP4CE6E22C8 EP4CE6E22C8 原理图注释: 1.本页为FPGA的BANK的IO,引脚上所标数字,比如98.表示FPGA 芯片的PIN98这个引脚 如果同一连线上,有2种网络标号,表示这2种网络是连在一起的。 原理图上纯数字网络标号均表示FPGA的对应的脚,此规则适用于全 图。 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 FPGA_BANK 图纸描述 FPGA_BANK 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 3_FPGA_BANK.SchDoc COU5G U5G COU5H COU5J U5J U5H 110 110 TDI PIU5015 15 IO, DIFFIO_T20p, (DQS0T/CQ1T,DPCLK6) PIU50110 128 128 TDI BANK 7 111 111 IO, DIFFIO_T11n PIU50128 COU5I U5I TDO PIU5020 20 BANK 8 IO, DIFFIO_T19pPIU50111 129 129 TDO 112 112 IO, DIFFIO_T11pPIU50129 FPGA_CLK 23 TCK PIU5016 16 IO, PLL2_CLKOUTnPIU50112 132 132 PIU5023 CLK1, DIFFCLK_0n TCK 113 113 IO, DIFFIO_T10n, (DATA2), (DQ1T)PIU50132 24 24 TMS PIU5018 18 IO, PLL2_CLKOUTpPIU50113 133 133 PIU5024 CLK2, DIFFCLK_1p TMS 114 114 IO, DIFFIO_T10p, (DATA3), (DQ1T)PIU50133 25 RESET PIU5025 25 IO, RUP4, (DQ1T)PIU50114 135 135 CLK3, DIFFCLK_1n 115 115 IO, DIFFIO_T8n, (DQ1T)PIU50135 91 91 94 IO, RDN4, (DQ1T)PIU50115 136 136 PIU5091 CLK4, DIFFCLK_2p PIU5094 MSEL0 119 119 IO, VREFB8N0PIU50136 90 90 2.5V 96 IO, VREFB7N0PIU50119 137 137 PIU5090 CLK5, DIFFCLK_2n PIU5096 MSEL1 120 120 IO, (DATA5), (DQ1T)PIU50137 89 89 97 IO, DIFFIO_T16n, (DQ1T)PIU50120 138 138 PIU5089 CLK6, DIFFCLK_3p PIU5097 MSEL2 121 121 IO, (DATA6)PIU50138 88 88 IO, DIFFIO_T16pPIU50121 141 141 PIU5088 CLK7, DIFFCLK_3n 124 124 IO, DIFFIO_T5pPIU50141 nCE 21 IO, DIFFIO_T13pPIU50124 142 142 PIU5021 nCE 125 125 IO, DIFFIO_T2p, (DQS1T/CQ1T#,DPCLK7) PIU50142 EP4CE6E22C8 GND IOPIU50125 143 143 126 126 IO, DIFFIO_T1n, (DQ1T)PIU50143 3.3V DCLK 12 IO, DIFFIO_T12nPIU50126 144 144 COR4 PIU5012 DCLK 127 127 IO, DIFFIO_T1p, (DM1T)PIU50144 R4 10K CONF_DONE 92 IO, DIFFIO_T12pPIU50127 PIR401 COR5 PIR402 PIU5092 CONF_DONE R5 PIR501 10K nCONFIG PIR502 14 PIU5014 EP4CE6E22C8 COR6 nCONFIG EP4CE6E22C8 R6 PIR601 10K PIR602 9 PIU509 nSTATUS EP4CE6E22C8 3.3V COU5K U5K 1.2V 17 5 PIU5017 VCCIO1 VCCINTPIU505 29 VCCINTPIU5029 26 PIU5026 45 VCCIO2 VCCINTPIU5045 61 VCCINTPIU5061 40 PIU5040 VCCIO3 78 COU5L COU5M VCCINTPIU5078 U5L 2.5V U5M 2.5V 47 102 COFB1 PIU5047 VCCIO3 VCCINTPIU50102 4 79 1.2V 35 36 GNDA1 PIFB101FB1 116 PIU504 GND GNDPIU5079 COFB2 FB2 PIU5035VCCA1 GNDA1PIU5036 PIFB102 PIC1301 COC13 PIC1C14 401 COC14 VCCINTPIU50116 19 82 37 C13 56 PIU5056 134 PIU5019 GND GNDPIU5082 PIFB201 PIFB202 PIU5037VCCD_PLL1 VCCIO4 VCCINTPIU50134 22 95 COFB3 62 PIU5022 GND GNDPIU5095 FB3 PIU5062 VCCIO4 27 PIU5027 GND 118 GNDPIU50118 COFB4 FB4 107 PIU50107VCCA2 108 GNDA2 PIFB301 GNDA2PIU50108 PIFB302 PIC1302 104 PIC1402 104 41 PIU5041 GND 123 109 81 GNDPIU50123 PIFB401 PIFB402 PIU50109VCCD_PLL2 PIU5081 VCCIO5 48 PIU5048 GND 131 GNDPIU50131 PIC1 01 PIC1201 GND GNDA1 GNDA2 57 140 EP4CE6E22C8 93 PIU5093 PIU5057 GND GNDPIU50140 GND COC11 COC12 C11 C12 VCCIO6 63 145 PIU5063 GND GNDPIU50145 117 PIC1 02 104 PIC1202 104 PIU50117 VCCIO7 EP4CE6E22C8 122 PIU50122 VCCIO7 GND GND GNDA1 GNDA2 130 PIU50130 VCCIO8 139 PIU50139 VCCIO8 EP4CE6E22C8 3.3V 1.2V C15 PIC1502 COC16 COC15 C16 PIC1602 COC17 C17 PIC1702 COC18 C18 PIC1802 COC19 C19 PIC1902 COC20 C20 PIC20 2 COC21 C21 PIC2102 COC22 C22 PIC2 02 C23 PIC2302 COC24 COC23 C24 PIC2402 COC25 C25 PIC2COC26 502 PIC2602 C26 C27 PIC2702 COC28 COC27 C28PIC2802 PIC2COC29 9C29 02 PIC3C30 0 2 PIC3C31 COC30 102 PIC3C32 COC31 202 COC32 PIC3C33 02 PIC3C34 COC33 4COC34 02 104 PIC1501 104 PIC1601 104 PIC1701 104 PIC1801 104 PIC1901 104 PIC20 1 104 PIC2101 104 PIC2 01 104 PIC2301 104 PIC2401 104 PIC2104 501 PIC2601 104 PIC2701 104PIC2801 PIC29104 01 PIC3104 0 1 PIC3104 101 PIC3104 201 PIC3104 01 PIC3104 401 GND GND 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 FPGA_BANK 图纸描述 FPGA_BANK 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学开发板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 4_CLK_JTAG_RST.SchDoc 50M晶振及复位电路 JTAG及AS 配置电路 配置存储芯片M25P16 2.5V COX X 50MHz 3.3V COJTAG JTAG COR3 R3 33R COR8 1K 4 PIX04 3 PIR302FPGA_CLK R8 TCK PIJTAG01 VCC CLKoutPIX03 PIR301 PIR802 PIR801 1 2PIJTAG02 PIC901 10K TDO PIJTAG03 3 4PIJTAG04 COC9 C9 COR9 R9 TMS PIJTAG05 PIC902 104 2.5V PIR901 PIR902 5 6PIJTAG06 PIX01 NC 1 2 10K GNDPIX02 COR10 PIJTAG07 7 8PIJTAG08 R10 TDI PIJTAG09 PIR1001 PIR1002 9 10PIJTAG010 HEADER 5X2 COR7 22R COU7 U7 3.3V R7 3.3V DATAPIR702 2 PIR701 PIU702DATA 3 VCCPIU703 DCLK PIU706 6 7 DCLK VCCPIU707 PIR20 COR2 nCSO PIU701 ASDO PIU705 1 5 nCS ASDI 8 VCCPIU708 R2 10k 4 PIU704GND COAS AS CORESET RESET PIRESET01 PIRESET02 PIR201 RESET DCLK PIAS01 1 CONF_DONEPIAS03 3 2PIAS02 4PIAS04 3.3V M25P16 nCONFIG PIAS05 nCE PIC10 1 5 6PIAS06 COC10 C10 DATA ASDO PIAS07 7 PIAS09 9 8PIAS08 10PIAS010 nCSO PIR1 02 PIC10 2 104 COR11 R11 HEADER 5X2 10K PIR1 0 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 CLK_JTAG_RST 图纸描述 CLK_JTAG_RST 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学开发板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 5_SDRAM_IO扩展.SchDoc SDRAM电路 所有IO引出扩展 COU6 U6 28 S DQ0 PIU602 2 23 S A0 76 DQ0 A0PIU6023 30 S DQ1 PIU604 4 24 S A1 77 DQ1 A1PIU6024 31 S DQ2 PIU605 5 25 S A2 80 DQ2 A2PIU6025 32 S DQ3 PIU607 7 26 S A3 83 DQ3 A3PIU6026 33 S DQ4 PIU608 8 29 S A4 68 DQ4 A4PIU6029 COP2 34 S DQ5 PIU6010 10 30 S A5 67 P2 DQ5 A5PIU6030 GND GND 38 S DQ6 PIU6011 11 31 S A6 66 COP1 DQ6 A6PIU6031 P1 5V PIP201 1 2PIP202 5V 39 S DQ7 PIU6013 13 32 S A7 65 DQ7 A7PIU6032 PIP101 3.3V PIP203 3 4PIP204 3.3V 54 S DQ8 PIU6042 42 33 S A8 64 1 2PIP102 DQ8 A8PIU6033 BEEP 110 111 GND PIP205 5 6PIP206 GND 53 S DQ9 PIU6044 44 34 S A9 60 PIP103 3 4PIP104 83 80 DQ9 A9PIU6034 SCL 112 113 SDA PIP2077 8PIP208 GND GND 52 S DQ10PIU6045 45 22 S A10 75 PIP105 5 6PIP106 77 76 COP3 DQ10 A10/APPIU6022 UART_TXD 114 115 UART_RXD PIP2099 10PIP2010 P3 51 S DQ11PIU6047 47 35 S A11 59 PIP107 7 8PIP108 75 74 DQ11 A11PIU6035 PS_CLOCK 119 120 PS_DATA PIP2011 11 12PIP2012 50 S DQ12PIU6048 48 PIP109 9 10PIP1010 73 72 PIP3011 2 PIP302 DQ12 SEG1 121 PIP1011 11 124 SEG6 PIP2013 13 14PIP2014 LED4 84 85 LED3 49 S DQ13PIU6050 50 20 SD BS0 73 12PIP1012 71 70 PIP3033 4 PIP304 DQ13 BS0PIU6020 SEG2 125 126 SEG5 PIP2015 15 16PIP2016 LED2 86 87 LED1 46 S DQ14PIU6051 51 21 SD BS1 74 PIP1013 13 14PIP1014 69 68 PIP3055 6 PIP306 DQ14 BS1PIU6021 SEG7 127 128 SEG0 PIP201717 18PIP2018 KEY1 88 89 KEY2 44 S DQ15PIU6053 53 PIP1015 15 16PIP1016 67 PIP201919 66 PIP3077 8 PIP308 DQ15 SEG3 129 132 SEG4 20PIP2020 KEY3 90 91 KEY4 15 SD LDQM 42 PIP1017 17 18PIP1018 65 64 PIP3099 10 PIP3010 LDQMPIU6015 DIG1 133 135 DIG2 PIP2021 21 22PIP2022 I2C_SDA 98 99 I2C_SCL 58 SD CKEPIU6037 37 39 SD UDQM 55 PIP1019 19 20PIP1020 60 59 PIP301111 12 PIP3012 CKE UDQMPIU6039 DIG3 136 PIP1021 21 137 DIG4 PIP2023 23 24PIP2024 IR 100 101 VGA_HSYNC 43 SD CLKPIU6038 38 22PIP1022 58 55 PIP301313 14 PIP3014 CLK LCD2 138 141 LCD1 PIP2025 25 26PIP2026 VGA_VSYNC103 104 VGA_B 72 SD CS PIU6019 19 36 PIP1023 23 24PIP1024 54 53 PIP301515 16 PIP3016 CS NCPIU6036 LCD4 142 143 LCD3 PIP202727 28PIP2028 VGA_G 105 106 VGA_R 71 SD RASPIU6018 18 40 PIP1025 25 26PIP1026 52 51 PIP301717 18 PIP3018 RAS NCPIU6040 LCD6 144 1 LCD5 PIP202929 30PIP2030 70 SD CASPIU6017 17 3.3V PIP1027 27 28PIP1028 50 49 5V PIP301919 20 PIP3020 3.3V CAS LCD8 2 PIP1029 3 LCD7 PIP2031 31 32PIP2032 69 SD WE PIU6016 16 49 29 30PIP1030 46 44 WE VCCPIU6049 LCD10 7 PIP1031 10 LCD9 PIP2033 33 34PIP2034 Header 10X2 43 31 32PIP1032 43 42 VCCPIU6043 LCD11 11PIP1033 24 PIP2035 35 36PIP2036 54 27 33 34PIP1034 39 38 PIU6054 GND VCCPIU6027 PIP203737 38PIP2038 52 PIU6052 14 3.3V PIP1035 35 36PIP1036 3.3V 34 33 GND VCCPIU6014 PIP203939 40PIP2040 46 PIU6046 GND 9 5V PIP1037 37 38PIP1038 5V 32 31 VCCPIU609 PIP2041 41 42PIP2042 41 PIU6041 GND 3 30 28 VCCPIU603 Header 19X2 PIP2043 43 44PIP2044 28 1 PIU6028 GND VCCPIU601 12 Header 22X2 PIU6012 GND PIU606 6 GND HY57V641620 HY57V641620 3.3V PIC3501 COC35 C35 PIC36COC36 01 C36 PIC3COC37 7C37 01 PIC3COC38 8C38 01 PIC3COC39 90C39 1 PIC4COC40 0C40 1 PIC3502 104 PIC3602 104 PIC3702 104 PIC3802 104 PIC3902 104 PIC40 2 104 原理图注释: 1.引脚上所标数字,比如110.表示FPGA芯片的PIN110引脚 如果有2种网络标号,表示这2种标号是连在一起。 比如 BEEP 110 表示FPGA的PIN110脚连接到这个扩展针上,并且与BEEP网络相通 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 SDRAM_IO扩展 图纸描述 SDRAM_IO扩展 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学开发板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 6_外设及接口.SchDoc 4位共阳数码管 RS232串口 SEG7 COR53 R53 PIR5301 PIR5302220R SEG6 COR56 R56 PIR5601 PIR5602220R SEG5 COR54 R54 PIR5402220R PIR5401 COR50 COU4 U4 SEG4 R50 PIR5001 PIR5002220R COR51 3.3V SEG3 R51 PIR5101 PIR5102220R COR55 1 16 SEG2 R55 PIR5501 PIR5502 220R PIC4101 PIU401 C1+ VCCPIU4016 PIC4301 SEG1 COR57 R57 PIR5702220R COC41 COC43 PIR5701 C41 3 2 C43 SEG0 COR52 R52 PIR5202220R PIU403 C1- V+PIU402 PIR5201 PIC4102 104 PIC4302 104 DIG4 COR46 R46 10K 4 PIU404C2+ 6 PIR4601 PIR4602 V-PIU406 DIG3 COR47 R47 PIR4701 PIR470210K PIC4201 COC42 PIC4 01 COC44 DIG2 COR48 R48 PIR480210K C42 5 15 C44 CODB DB DIG1 PIR4801 COR49 R49 PIR490210K CODP PIDP01 PIDP07 PIDP04 PIDP02 PIDP01 PID 01 PIDP05 PIDP03 PIC4202 104 PIU405 C2- GNDPIU4015 PIC4 02 104 1 11 10 PIR4901 PIDB01 DP 7 4 2 1 5 3 6 a b c d e f g dp PIDB06 UART_TXD 11 PIU4011T1IN 14 2 T1OUTPIU4014 PIDB02 7 3.3V 3.3V 3.3V 3.3V PIDB07 COQ1 Q1 PIQ102 COQ2 Q2 PIQ20 COQ3 Q3 PIQ302 COQ4 Q4 PIQ402 UART_RXD 12 PIU4012 R1OUT 13 R1INPIU4013 3 PIDB03 8 PIDB08 4 PIDB04 10 7 9 PIQ101 PIQ201 PIQ301 PIQ401 D1 D2 D3 D4 PIU4010T2IN T2OUTPIU407 PIDB09 5 PIDP012 PIDP09 PIDP08 PIDP06 9 8 6 12 PIDB05 9 8 PIU409 R2OUT R2INPIU408 8550 PIQ103 8550 PIQ203 8550 PIQ30 8550 PIQ403 MAX3232E 1602 12864液晶及对比度调节 VGA接口 5V 5V COVGA VGA 15 5 PIRW01 PIVGA015 PIVGA05 10 VBG 10K R12 33R COR12 PIVGA010 1 VGA_VSYNC 14 4 1 PIR1201 PIR1202 PIVGA014 PIVGA04 9 5V 2 VBG PIVGA09 COR14 CORW 2PIRW02 VGA_HSYNC 13 3 R14 1KVGA_B RW PIR1301 PIR1302 PIVGA013 PIVGA03 PIR1401 PIR1402 LCD11 LCD10 LCD9 LCD8 LCD7 LCD6 LCD5 LCD4 LCD3 LCD2 LCD1 8 R13 33R COR13 PIVGA08 3 12 2 COR15 R15 1KVGA_G 3 PILCD02 PILCD019 PILCD018 PILCD017 PILCD016 PILCD015 PILCD014 PILCD013 PILCD012 PILCD01 PILCD01 PILCD09 PILCD08 PILCD07 PILCD06 PILCD05 PILCD04 PILCD03 PILCD02 PILCD01 PIRW03 PIVGA012 11 PIVGA02 7 PIVGA07 1 PIR1501 COR16 R16 PIR1502 1KVGA_R PIR2901 PIVGA011 PIVGA01 6 PIR1601 PIR1602 COR29 9 8 7 6 5 4 3 2 1 20 19 18 17 16 15 14 13 12 11 10 R29 PIVGA06 1K 16 17 COLCD LCD 1602/12864 PIR2902 PIVGA016 PIVGA017 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 外设及接口 图纸描述 外设及接口 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学开发板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1 7_外设及接口.SchDoc 4位LED(低电平点亮) 独立按键及拨码开关(IO复用) 红外接收 3.3V 3.3V 3.3V PIR5801 R38 R39 R40 R41 3.3V COR38PIR3COR39 802 PIR3COR40 902 PIR4COR41 0 2 PIR4102 R42 R43 R44 R45 COR42PIR4COR43 202 PIR4COR44 302 PIR4COR45 02 PIR4502 COR58 R58 COLED1 COR30 470R LED1 PILED101 R30 PILED102 PIR3001 PIR3002 LED1 100R PIR3801 PIR3901 PIR40 1 PIR4101 10K 10K 10K 10K 470R PIR4201 PIR4301 PIR4 01 PIR4501 COLED2 LED2 COR31 R31 LED2 COSW PIR5802 10K 10K 10K 10K PILED201 PILED202 PIR3101 PIR3102 KEY1 COR34 R34PIR3401 220R PIR3402 COS1 S1 PIS101 PIS102 SW 1 8 KEY1 1PIU1001 COLED3 COR32 470R KEY2 COR35 R35 PIR3501 220R PIR3502 COS2 S2 PIS201 PIS202 PISW01 PISW08 LED3 R32 LED3 2 7 KEY2 2PIU1002 PILED301 PILED302 PIR3201 PIR3202 PISW02 PISW07 IR KEY3 COR36 R36PIR3601 220R PIR3602 COS3 S3 PIS301 PIS302 3 PISW03 6 PISW06 KEY3 3PIU1003 COLED4 COR33 470R 4 5 KEY4 LED4 PILED401 R33 PILED402 PIR3301 PIR3302 LED4 KEY4 COR37 R37PIR3701 220R PIR3702 COS4 S4 PIS401 PIS402 PISW04 PISW05 COU10 U10 AT24C08 温度传感LM75A 蜂鸣器 PS2接口 3.3V 5V 3.3V 3.3V PIR1902 COR19 PIR2302 COR23PIR2402 COR24 PIR2702 PIR2802 5.1K 5.1K 3.3V R19 R23 R24 PIR2502 PIR2602 5.1K 5.1K 33 10K 10K PIR1702COR17 PIR1901 PIR2301 PIR2401 R17 R27 R28 COU8 U8 COR27PIR2701 PIRCOR28 2801 COU9 U9 3.3V COR21 R21 COPS PS PIR2501 PIR2601 10K PIQ502 PS_DATA 1 R25 R26 1 PIU801 A0 8 VCCPIU808 COR25 COR26 SDA PIU901 1 SDA 8 VCCPIU908 PIR2101 PIR2102 PIPS01 2 2 2 7 SCL PIU902 2 7 470R PIPS02 PIR1701 COQ5 E PIU802 A1 WPPIU807 SCL A0PIU907 Q5 3 S 3 PIU803 A2 6 I2C_SCL 3 6 COR18 R18 PIPS03 PIPS0S SCLPIU806 PIU903 OS A1PIU906 BEEP PIR1801 PIR1802 1 PIQ501 8550 4 PIPS04 4 PIU804 GND 5 I2C_SDA 4 5 B COR22 R22 SDAPIU805 PIU904 GND A2PIU905 2K PS_CLOCK PIR2201 PIR2202 PIPS05 5 C 470R 6 AT24C08 LM75A PIPS06 3 GND GND PIQ503 1 PISP011 COSP SP PS2-6PIN 2 PISP022 5V GND 技术 我们的FPGA开发网 社区 www.OurFPGA.com 图纸名称 外设及接口 图纸描述 外设及接口 设计 睿 智 研 发 上海伟欣科技有限公司 日期 产品名称 Altera助学开发板 产品型号 RZ-EasyFPGA A2.1 图纸版本 2.1 2017-2-1
Enter the password to open this PDF file:
-
-
-
-
-
-
-
-
-
-
-
-